
数字钟设计电路图(1)本设计主要采用中断方式,使用INT0和INT1中断,分别由按钮s1和s2触发。s1键用作功能选择键,当s1键被按下时,它可以在不同的功能之间切换。按s1从时钟状态进入秒表状态,再按一次,秒表开始计时,再按s1停止秒表,再按s1进入调时钟状态。每次按下它,您可以使用键s2来调整相应的位。复位电路具有上电自动复位和手动复位功能。P2控制三极管驱动数码管,P0口作为数据输出口。
数字钟设计电路图(二)“时”和“分”的校准电路是一样的。现在,用于“分钟”的校准电路被用来说明时间的校准。(www.t262.com)在正常定时期间,与非门U2D的一个输入为1。开启,使秒计数器输出的分脉冲加到U2D的另一个输入上,通过U1D进入分计数器。此时U3D关闭,因为一个输入端为0,用于校准的第二个脉冲无法进入。
在学校“阅卷”时按下开关J1,情况与上述情况相反。U2D关闭,U3D打开,标准秒脉冲直接进入分钟计数器进行快速“分钟”校准。同样,在校准“时间”时,按下开关,标准秒脉冲直接进入时间计数器,快速校准“时间”。可以看出,U1D、U2D和U3D构成了一个替代电路。
数字钟设计电路图(3)从图中可以看出,当“小时”位U8计数输入端接第10个触发信号时,U8计数器清零,进位端QD输出进位信号给U7“小时”十位计数器。当第24个“小时”(来自“分”计数器的进位信号)脉冲到达时,U8计数器的状态为“0100”,它们分别被送到U7和U8计数器的清零端R01和R02,并通过74LS290而不是13内部的R01和R02。
数字钟设计电路图(四)数字钟的计数电路由两个六进制计数电路和一个十进制计数电路实现。不过考虑到对74LS90的熟悉程度,感觉用两个74LS90分别控制秒和分的十位和一位。一个十进制数字和一个十六进制数字可以完美地解决六十进制的秒计数。然后用74ls191和74ls74分别控制1位和第10位。
数字钟设计电路图原理(五):六个数码管的字体段的输入端(A、B、C、D、E、F、G)都并联到译码器的相应输出端。功率开关管分别连接到3 ~ 6个解码器的6个输出端。时钟的六个计数器的输出端都采用四位,分别是x1,XT,mxX2nx2z,x2hx2”,x,xx,x的每一个对应的位连接到四个6选1选择器,选择器的输出连接到解码器的输入端(y,y,y,y)。数码管及其对应的要显示的计数器由Q],的代码(BCD码)循环选择。例如,当Q,都为0时,3 ~ 6译码器的输出端1为高电平,第一个数码管上电。同时,六选一选择器对应的输出分别为YY-YXS-XX-X。此时,虽然解码器的输出A、B、G连接到所有数码管上,但只有第一个数码管通电,所以只有这个数码管点亮,显示第一个计数器(X,X .xX)的状态。同样,当Q和QQ为001”时,秒数码管亮起,显示秒计数器的状态。以此类推,直到第六个数码管坏了,然后第一个又开始亮了。这个周期显示周期为6ms,给人的感觉是所有数码管同时上电。其实一次只有一个,功耗只有静态显示的六分之一。因为数码管的电流很大,一般在小管各段都亮的情况下,静电显示大约需要150mA~200mA,在这种情况下,电流大于1A。这对于长期工作的时钟,尤其是大型数码管,是不经济的。此外,采用动态显示,数码管的寿命相应地比静态显示延长了倍(本例中为6倍)。
数字钟设计电路图(6)闹钟由一个可调节的时间和分钟显示器、四个74290芯片、三个4077芯片和两个7421芯片组成。其中,4个74290和4个显示器构成定时闹钟的显示部分(时间调整部分可以通过开关3和4直接控制电路与振荡器的连接来实现);477芯片的作用是比较实际时钟部分和闹钟部分的输出数据是否一致,然后由两个7421芯片做最后的检查。当所有输出都为真时,LED就会亮起,实现定时闹钟的功能。具体电路如下:
数字钟设计电路图的bit (7)到9: 00时,下一个脉冲到来时,将从秒进位到分。六十岁以后,它将被带到时间里。









